读书人

Verilog HDL与数字ASIC设计基础

发布时间: 2010-03-05 03:03:34 作者:

 Verilog HDL与数字ASIC设计基础


基本信息出版社:华中科技大学出版社
页码:285 页
出版日期:2008年03月
ISBN:9787560944043
条形码:9787560944043
版本:第1版
装帧:平装
开本:16
正文语种:中文
丛书名:中工电子科技创新人才培养系列教材

内容简介 本书从实用的角度介绍了硬件描述语言Verilog HDL基础知识,并重点介绍了可以综合成为硬件电路的语法结构、语句与建模方法。以Altera公司的产品为例,介绍了CPLD/FPGA器件的结构、配置方法、下载电路和Quartus Ⅱ等EDA软件的使用方法。
本书的特点是内容先进、方法实用、易读易懂、实践性强,能够使读者快速入门,逐步掌握Verilog HDL和CPLD/FPGA的基础知识、设计流程和建模方法,熟悉用EDA方法设计数字系统的技巧。本书不仅注重基础知识的介绍,而且力求向读者系统地讲解Vetilog HDL在数字系统设计方面的实际应用。
本书可用作高等学校电气信息类等专业高年级本、专科生的教材或教学参考书,也可以作为电子线路课程设计、电子设计大赛、电子系统设计工程技术人员学习EDA技术的参考书。
目录
第1章 概述
1.1 EDA技术的发展
1.2 硬件描述语言
1.3 可编程逻辑器件与专用集成电路
1.4 数字系统设计方法
1.5 EDA设计工具的选择
思考题和习题一
第2章 Verilog HDL基础
2.1 Verilog HDL的基本语法规则
2.2 Verilog HDL运算符
2.3 Verilog HDL程序的基本结构
2.4 逻辑功能的仿真与测试
思考题和习题二
第3章 Verilog HDL常甩建模方式
3.1 Verilog HDL结构级建模
3.2 Verilog HDL数据流建模
3.3 Verilog HDL行为级建模
3.4 Verilog HDL函数与任务的使用
思考题和习题三
第4章 有限状态机设计
4.1 状态机的基本概念
4.2 基于Verilog HDL的状态机描述方法
4.3 状态机设计中的关键技术
4.4 状态机设计举例
第5章 Altera公司的CPLD/FPGA
第6章 Altera FPGA器件的配置
第7章 Quartus Ⅱ6.0软件的使用
第8章 数字电路与系统的设计实例
第9章 异步串口通信及UART实现
第10章 数字电路与数字系统实验
附录A Verilog HDL关键字
附录B 常用EDA软件使用指南
附录C Altera DE2开发板的使用说明
参考文献
……
读书人网 >程序设计

热点推荐